while(1) work();
반응형
[VLSI설계및실험] (2주차) 8 to 1 Multiplexer, 12bit Full Adder, 12bit Full Adder with Flip-Flops

본 게시글은 KUEE 정보공개 프로젝트에 포함된 글입니다. https://blog.youhogeon.com/65 본 자료의 저작권은 모두 저에게 있으며 학업에 참고 자료로만 사용하시길 바랍니다. 부득이하게 인용해야 하는 경우 반드시 출처(KUEE 정보공개 프로젝트)와 링크를 남겨주시길 바랍니다. LAB 02 VLSI 설계 및 실험보고서 #1. 8 to 1 Multiplexer 1. 개요 Multiplexer(이하 MUX)는 입력으로 여러개의 신호를 받고 그 중 하나의 신호를 출 력으로 내보내는 회로이다. Select bit(S0 ~ S2 신호)을 이용해 어떠한 입력 신호를 출력으로 내보낼지 결정한다. 본 실험에서는 8 to 1 MUX를 gate level과 behavior level로 구현하여 각각을 합..

[VLSI설계및실험] (1주차) Ripple Carry Counter, Adder Based Counter,

본 게시글은 KUEE 정보공개 프로젝트에 포함된 글입니다. https://blog.youhogeon.com/65 본 자료의 저작권은 모두 저에게 있으며 학업에 참고 자료로만 사용하시길 바랍니다. 부득이하게 인용해야 하는 경우 반드시 출처(KUEE 정보공개 프로젝트)와 링크를 남겨주시길 바랍니다. LAB 01 VLSI 설계 및 실험보고서 # Ripple Carry Counter 1. Ripple Carry Counter Ripple Carry Counter는 클럭이 들어올 때 마다(posedge 또는 negedge마다) 출력값을 반전시키는 T-Flipflop을 이용해 구현한다. 클럭마다 값이 반전되기 때문에 두 클럭마다 값이 원래대로 돌아온다. 즉, 클럭의 두 배 주기를 가지는 신호가 출력된다. 이러한 T..

[전자회로설계및실험II] (Final Project) Low Pass Filter를 포함하는 스피커 드라이버 회로

본 게시글은 KUEE 정보공개 프로젝트에 포함된 글입니다. https://blog.youhogeon.com/65 본 자료의 저작권은 모두 저에게 있으며 학업에 참고 자료로만 사용하시길 바랍니다. 부득이하게 인용해야 하는 경우 반드시 출처(KUEE 정보공개 프로젝트)와 링크를 남겨주시길 바랍니다. I. 프로젝트 설명 10kHz에 잡음(noise signal)이 끼어 있는 음원을 제거하기 위한 필터를 설계하여, 음원이 입력으로 들어갔을 때 잡음이 제거된 소리가 나오도록 회로를 설계한다. 10kHz의 잡음을 제거하기 위해서는 5kHz 부근에서 pole을 가지는 Low Pass filter가 필요하다.

[전자회로설계및실험II] (8주차) (실험 20) 아날로그 집적 회로 : 선형 증폭기

본 게시글은 KUEE 정보공개 프로젝트에 포함된 글입니다. https://blog.youhogeon.com/65 본 자료의 저작권은 모두 저에게 있으며 학업에 참고 자료로만 사용하시길 바랍니다. 부득이하게 인용해야 하는 경우 반드시 출처(KUEE 정보공개 프로젝트)와 링크를 남겨주시길 바랍니다. I. 실험 목적 집적회로(Integrated Circuits, IC)의 의미에 대해 생각해보고, IC (Opamp)로 구성된 회로 (오디오 증폭기)를 구현

[전자회로설계및실험II] (7주차) (실험 19) 푸시-풀 증폭기

본 게시글은 KUEE 정보공개 프로젝트에 포함된 글입니다. https://blog.youhogeon.com/65 본 자료의 저작권은 모두 저에게 있으며 학업에 참고 자료로만 사용하시길 바랍니다. 부득이하게 인용해야 하는 경우 반드시 출처(KUEE 정보공개 프로젝트)와 링크를 남겨주시길 바랍니다. I. 실험 목적 B급 동작을 정의한다. 푸시-풀 음성 전력 증폭기를 접속하고 신호를 추적한다. B급 푸시-풀 상보 대칭(complementary-symmetry) 음석 증폭기 동작을 관찰한다. 이 증폭기에서의 직류 바이어스, 전류 및 파형을 관찰한다.

[전자회로설계및실험II] (5주차) (실험 18) CMOS 연산 증폭기

본 게시글은 KUEE 정보공개 프로젝트에 포함된 글입니다. https://blog.youhogeon.com/65 본 자료의 저작권은 모두 저에게 있으며 학업에 참고 자료로만 사용하시길 바랍니다. 부득이하게 인용해야 하는 경우 반드시 출처(KUEE 정보공개 프로젝트)와 링크를 남겨주시길 바랍니다. I. 실험 목적 기본 2단 CMOS 증폭기 구조에 대한 내부 구조를 이해한다. 비교적 많은 수의 CMOS 소자를 이용한 보다 큰 시스템 응용에 대해 알아본다.

[전자회로설계및실험II] (4주차) (실험 17) 종속 트랜지스터 증폭기

본 게시글은 KUEE 정보공개 프로젝트에 포함된 글입니다. https://blog.youhogeon.com/65 본 자료의 저작권은 모두 저에게 있으며 학업에 참고 자료로만 사용하시길 바랍니다. 부득이하게 인용해야 하는 경우 반드시 출처(KUEE 정보공개 프로젝트)와 링크를 남겨주시길 바랍니다. I. 실험 목적 RC 결합된 2단 증폭기의 선형 동작 범위를 결정한다. 증폭기 각 단에서 입력과 출력의 위상 관계를 관찰한다.

[전자회로설계및실험II] (3주차)(실험 16) 음성 증폭기의 주파수 응답

본 게시글은 KUEE 정보공개 프로젝트에 포함된 글입니다. https://blog.youhogeon.com/65 본 자료의 저작권은 모두 저에게 있으며 학업에 참고 자료로만 사용하시길 바랍니다. 부득이하게 인용해야 하는 경우 반드시 출처(KUEE 정보공개 프로젝트)와 링크를 남겨주시길 바랍니다. I. 실험 목적 음성 증폭기의 주파수 응답을 측정한다. 음성 증폭기의 주파수 응답에 미치는 부귀환의 영향을 관찰한다.

반응형

검색 태그